

## 特征

- 单电源供电：1.8V
- 逻辑接口电压：1.8V、2.5V、3V、5V
- 伪差分模拟输入范围：0V 至 VREF (VREF = 2.5V~5V)
- 16 位分辨率、无失码
- 采样率：1MSPS
- 性能
  - INL：典型值为  $\pm 0.6\text{LSB}$  (VREF = 5V)
  - 动态范围：92dB (VREF = 5V)
  - SNR：91.5dB ( $f_{IN} = 1\text{kHz}$ , VREF = 5V)
  - SNDR：91dB ( $f_{IN} = 1\text{kHz}$ , VREF = 5V)
  - THD：-115dB ( $f_{IN} = 1\text{kHz}$ , VREF = 5V)
- 串行接口：SPI/QSPI/MICROWIRE 兼容
- 以级联形式连接多个 ADC，提供繁忙指示
- 无流水线延迟
- 低功耗
  - 3.5mW (1MSPS, 仅 VDD)
  - 5.2mW (1MSPS, 总功耗)
  - 50 $\mu\text{W}$  (10kSPS, 总功耗)
- MSOP10 3mm × 3mm 和 DFN10 3mm × 3mm 封装

## 应用

- 仪器仪表
- 自动化测试设备
- 高精度数据采集卡
- 医疗仪器
- 工业自动化设备
- 模拟量采集

## 概述

CM2220 是一款 16 位、逐次逼近型模数转换器 (ADC)，采用单电源供电。它内置一个低功耗、高速、16 位采样 ADC 和一个多功能串行接口。在 CNV 上升沿，CM2220 对 IN+与 IN-管脚之间的电压差进行采样，电压摆幅在 0V 至 VREF 之间。基准电压 VREF 由外部提供，并且可以独立于电源电压 VDD，其功耗与采样率呈正比例变化关系。

利用 SPI 接口的 SDI 输入管脚，可以采用菊花链的方式将多个 ADC 连接在一起，并提供一个可选的繁忙指示。通过独立电源 VIO，该芯片可与 1.8V、2.5V、3V 和 5V 逻辑兼容。

CM2220 采用 MSOP10 型和 DFN10 型封装，其最佳工作温度范围为 -40°C~125°C。

## 架构框图



# 目录

|         |    |           |    |
|---------|----|-----------|----|
| 封页      | 1  | 功耗        | 17 |
| 特征      | 1  | 数字接口      | 18 |
| 应用      | 1  | 片选模式      | 18 |
| 概述      | 1  | 三线串口无繁忙指示 | 18 |
| 架构框图    | 1  | 三线串口有繁忙指示 | 18 |
| 文档历史    | 3  | 四线串口无繁忙指示 | 18 |
| 管脚配置和功能 | 4  | 四线串口有繁忙指示 | 19 |
| 管脚配置    | 4  | 级联模式      | 19 |
| 管脚功能    | 4  | 无繁忙指示     | 19 |
| 绝对最大额定值 | 5  | 有繁忙指示     | 19 |
| 电气规格    | 6  | 应用        | 20 |
| 时序规格    | 8  | 典型连接      | 20 |
| 典型特征    | 14 | 封装及订购信息   | 21 |
| 工作原理    | 16 | 封装方式      | 21 |
| 转换器操作   | 16 | 产品外形图     | 21 |
| 模拟输入    | 16 | MSOP10    | 21 |
| 电压基准输入  | 16 | DFN10     | 22 |
| 传递函数    | 17 | 订购信息      | 23 |
| 驱动放大器   | 17 |           |    |

## 文档历史

下表列举了本文档自产品发布后的所有更新。

| 文档版本 | 修订日期       | 内容描述                        |
|------|------------|-----------------------------|
| V1.0 | 2025-04-10 | 初版发布。                       |
| V1.1 | 2025-05-09 | 优化 <a href="#">级联模式</a> 描述。 |

# 管脚配置和功能

## 管脚配置

以下为 CM2220 封装管脚示意图：



## 管脚功能

表 1 管脚功能描述

| 编号 | 名称   | 类型  | 说明                                                                                                                                                                                                                             |
|----|------|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1  | REF  | AI  | 基准输入电压。REF 范围为 2.4 V 至 5.1 V。此管脚与 GND 管脚之间应连接 10 $\mu$ F 的去耦电容。                                                                                                                                                                |
| 2  | VDD  | PWR | 电源。电压范围为 1.71V 至 1.89V，典型值为 1.8V。                                                                                                                                                                                              |
| 3  | IN+  | AI  | 模拟正输入电压。                                                                                                                                                                                                                       |
| 4  | IN-  | AI  | 模拟输入参考地。                                                                                                                                                                                                                       |
| 5  | GND  | GND | 地。                                                                                                                                                                                                                             |
| 6  | CNV  | DI  | 转换启动信号。此信号除了可在上升沿启动转换外，还可选择数字接口工作模式：级联模式或片选模式。级联模式下，数据在 CNV 为高电平时读取。片选模式下，CNV 为低电平时 SDO 管脚使能。                                                                                                                                  |
| 7  | SDO  | DO  | 串行数据输出。转换结果通过此管脚输出，与 SCLK 同步。                                                                                                                                                                                                  |
| 8  | SCLK | DI  | 时钟输入。在级联模式下，如果 CNV 上升沿期间 SCLK 为高电平，则产生繁忙指示。                                                                                                                                                                                    |
| 9  | SDI  | DI  | 串行数据输入。如果 CNV 上升沿时 SDI 为低电平，则数字接口工作在级联模式。此模式下，SDI 作为数据输入，将两个或更多的 ADC 转换结果以级联模式传输到单一 SDO 上。SDI 上的数据经过 16 SCLK 周期延迟后输出到 SDO。<br>如果 CNV 上升沿时 SDI 为高电平，则数字接口工作在片选模式。此模式下，SDI 或 CNV 在低电平时均可使能 SDO。当转换完成时，如果 SDI 或 CNV 为低电平，则产生繁忙指示。 |
| 10 | VIO  | PWR | 输入/输出数字接口电源。此管脚的标称电源与主机接口电源相同（1.8 V、2.5 V、3 V 或 5 V），电压范围为 1.71V 至 5.5V。                                                                                                                                                       |
|    | EPAD |     | 裸露焊盘。对于 DFN10 封装，将裸露焊盘连接至 GND。                                                                                                                                                                                                 |

## 绝对最大额定值

| 参数                         | 最小值  | 最大值        | 单位 |
|----------------------------|------|------------|----|
| <b>温度</b>                  |      |            |    |
| 工作温度                       | -40  | 125        | °C |
| 存储温度                       | -65  | 150        | °C |
| 结温                         |      | 150        | °C |
| 回流焊<br>铅锡焊接温度 (10 秒到 30 秒) |      | 240        | °C |
| 无铅焊接温度                     |      | 260        | °C |
| <b>耐压</b>                  |      |            |    |
| REF、VIO 至 GND              | -0.3 | 6          | V  |
| VDD 至 GND                  | -0.3 | 2          | V  |
| VDD 至 VIO                  | -6   | 2.3        | V  |
| IN+、IN-至 GND               | -0.3 | VREF + 0.3 | V  |
| 数字输入电压至 GND                | -0.3 | VIO + 0.3  | V  |
| 数字输出电压至 GND                | -0.3 | VIO + 0.3  | V  |
| <b>ESD</b>                 |      |            |    |
| HBM                        | 2000 |            | V  |
| CDM                        | 750  |            | V  |

## 电气规格

默认测试条件: VDD = 1.8V、VIO = 1.71V~5.5V、VREF = 5V、fS = 1MSPS、TA = -40°C~125°C。

| 参数              | 测试条件                                | 最小值   | 典型值        | 最大值 | 单位     |
|-----------------|-------------------------------------|-------|------------|-----|--------|
| <b>直流精度</b>     |                                     |       |            |     |        |
| 分辨率             | 无失码                                 | 16    |            |     | Bits   |
| DNL             | VREF = 5V                           | -0.9  | ±0.4       | 0.9 | LSB    |
|                 | VREF = 2.5V                         |       | ±0.5       |     | LSB    |
| INL             | VREF = 5V                           | -1.5  | ±0.6       | 1.5 | LSB    |
|                 | VREF = 2.5V                         |       | ±1.2       |     | LSB    |
| 增益误差            |                                     | 0.001 | 0.005      |     | %FS    |
| 增益误差温漂          |                                     | ±0.36 |            |     | ppm/°C |
| 0 码误差           |                                     | -3    | ±1         | 3   | LSB    |
| 0 码误差温漂         |                                     | 0.8   |            |     | ppm/°C |
| <b>动态性能</b>     |                                     |       |            |     |        |
| 动态范围            | VREF = 5V                           | 90    | 92         |     | dB     |
|                 | VREF = 2.5V                         |       | 86.5       |     | dB     |
| SNR             | f <sub>IN</sub> = 1kHz, VREF = 5V   | 90    | 91.5       |     | dB     |
|                 | f <sub>IN</sub> = 1kHz, VREF = 2.5V |       | 86         |     | dB     |
| SNDR            | f <sub>IN</sub> = 1kHz, VREF = 5V   | 89.5  | 91         |     | dB     |
|                 | f <sub>IN</sub> = 1kHz, VREF = 2.5V |       | 85.5       |     | dB     |
| THD             | f <sub>IN</sub> = 1kHz              |       | -115       |     | dB     |
| SFDR            | f <sub>IN</sub> = 1kHz              |       | -115       |     | dB     |
| 全功率带宽           | -3dB                                | 10    |            |     | MHz    |
|                 | 孔径延迟                                | 1     |            |     | ns     |
| PSRR            |                                     | 91    |            |     | dB     |
| <b>模拟输入</b>     |                                     |       |            |     |        |
| 电压范围            | IN+ - IN-                           | 0     | VREF       |     | V      |
| 绝对输入电压          | IN+                                 | -0.1  | VREF + 0.1 |     | V      |
|                 | IN-                                 | -0.1  | 0.1        |     | V      |
| 漏电流             | 采样阶段, TA = 25°C                     | 1     |            |     | nA     |
| <b>基准</b>       |                                     |       |            |     |        |
| 电压范围            |                                     | 2.4   | 5.1        |     | V      |
| 负载电流            |                                     | 450   |            |     | μA     |
| <b>数字输入/输出</b>  |                                     |       |            |     |        |
| V <sub>IL</sub> | VIO > 3V                            | -0.3  | 0.3 VIO    |     | V      |
|                 | VIO ≤ 3V                            | -0.3  | 0.1 VIO    |     | V      |

| 参数        | 测试条件                     | 最小值         | 典型值 | 最大值         | 单位      |
|-----------|--------------------------|-------------|-----|-------------|---------|
| $V_{IH}$  | $VIO > 3V$               | 0.7 $VIO$   |     | $VIO + 0.3$ | V       |
|           | $VIO \leq 3V$            | 0.9 $VIO$   |     | $VIO + 0.3$ | V       |
| $I_{IL}$  |                          | -1          |     | 1           | $\mu A$ |
| $I_{IH}$  |                          | -1          |     | 1           | $\mu A$ |
| $V_{OL}$  | $I_{SINK} = 500\mu A$    |             |     | 0.4         | V       |
| $V_{OH}$  | $I_{SOURCE} = -500\mu A$ | $VIO - 0.3$ |     |             | V       |
| <b>电源</b> |                          |             |     |             |         |
| VDD       |                          | 1.71        | 1.8 | 1.89        | V       |
| VIO       |                          | 1.71        |     | 5.5         | V       |
| 待机电流      | $VDD = 1.8V, VIO = 3.3V$ |             | 0.6 |             | $\mu A$ |
| 功耗        | 总功耗, $f_S = 10kSPS$      |             | 50  |             | $\mu W$ |
|           | 总功耗, $f_S = 1MSPS$       |             | 5.2 | 7           | mW      |
|           | 仅 $VDD, f_S = 10kSPS$    |             | 35  |             | $\mu W$ |
|           | 仅 $VREF, f_S = 10kSPS$   |             | 15  |             | $\mu W$ |
|           | 仅 $VDD, f_S = 1MSPS$     |             | 3.5 | 4           | mW      |
|           | 仅 $VREF, f_S = 1MSPS$    |             | 1.7 |             | mW      |

## 时序规格

默认测试条件: VDD = 1.71V~1.89V、VIO = 2.3V~5.5V、f<sub>S</sub> = 1MSPS、TA = -40°C~125°C。

| 参数                    | 描述                                    | 最小值  | 典型值 | 最大值 | 单位 |
|-----------------------|---------------------------------------|------|-----|-----|----|
| <b>通用时序</b>           |                                       |      |     |     |    |
| t <sub>CONV</sub>     | CNV 上升沿到转换结果有效的转换时间。                  | 600  |     |     | ns |
| t <sub>ACQ</sub>      | 采样时间。                                 | 400  |     |     | ns |
| t <sub>CYC</sub>      | 转换周期。                                 | 1000 |     |     | ns |
| t <sub>CNVHW</sub>    | CNV 高电平脉冲宽度（片选模式）。                    | 10   |     |     | ns |
| <b>SCLK</b>           |                                       |      |     |     |    |
| t <sub>SCKCS</sub>    | SCLK 周期（片选模式）。                        |      |     |     |    |
|                       | VIO > 4.5V                            | 10.5 |     |     | ns |
|                       | VIO > 3.3V                            | 12   |     |     | ns |
|                       | VIO > 2.7V                            | 13   |     |     | ns |
|                       | VIO > 2.3V                            | 15   |     |     | ns |
| t <sub>SCKCH</sub>    | SCLK 周期（级联模式）。                        |      |     |     |    |
|                       | VIO > 4.5V                            | 11.5 |     |     | ns |
|                       | VIO > 3.3V                            | 13   |     |     | ns |
|                       | VIO > 2.7V                            | 14   |     |     | ns |
|                       | VIO > 2.3V                            | 16   |     |     | ns |
| t <sub>SCKLW</sub>    | SCLK 低电平脉冲宽度。                         | 4.5  |     |     | ns |
| t <sub>SCKHW</sub>    | SCLK 高电平脉冲宽度。                         | 4.5  |     |     | ns |
| t <sub>SDOHD</sub>    | SCLK 下降沿后数据仍有效保持时间。                   | 3    | 5.6 | 9   | ns |
| t <sub>SDOD</sub>     | SCLK 下降沿到数据有效时间间隔。                    |      |     |     |    |
|                       | VIO > 4.5V                            | 6.5  | 10  |     | ns |
|                       | VIO > 3.3V                            | 6.5  | 10  |     | ns |
|                       | VIO > 2.7V                            | 7.3  | 11  |     | ns |
|                       | VIO > 2.3V                            | 8.4  | 13  |     | ns |
| <b>片选模式时序</b>         |                                       |      |     |     |    |
| t <sub>EN</sub>       | CNV/SDI 变为低电平到 SDO 数据有效时间间隔。          |      |     |     |    |
|                       | VIO > 3.3V                            |      | 10  |     | ns |
|                       | VIO > 2.3V                            |      | 16  |     | ns |
| t <sub>DIS</sub>      | CNV/SDI/最后一个 SCLK 下降沿到 SDO 变为高阻态时间间隔。 |      | 20  |     | ns |
| t <sub>SDICNVST</sub> | CNV 上升沿前 SDI 有效的建立时间。                 | 5    |     |     | ns |
| t <sub>SDICNVHD</sub> | CNV 上升沿后 SDI 有效的保持时间。                 | 2    |     |     | ns |
| <b>级联模式时序</b>         |                                       |      |     |     |    |

| 参数        | 描述                            | 最小值 | 典型值 | 最大值 | 单位 |
|-----------|-------------------------------|-----|-----|-----|----|
| tSDICNVHD | CNV 上升沿后 SDI 有效的保持时间。         | 0   |     |     | ns |
| tSCKCNVST | CNV 上升沿前 SCLK 有效的建立时间。        | 5   |     |     | ns |
| tSCKCNVHD | CNV 上升沿后 SCLK 有效的保持时间。        | 5   |     |     | ns |
| tSDISCKST | SCLK 下降沿前 SDI 有效的建立时间。        | 2   |     |     | ns |
| tSDISCKHD | SCLK 下降沿后 SDI 有效的保持时间。        | 3   |     |     | ns |
| tSDISDOD  | SDI 高电平到 SDO 高电平时间间隔（带繁忙指示器）。 |     |     | 15  | ns |

默认测试条件: VDD = 1.71V~1.89V、VIO = 1.71V~2.3V、f<sub>S</sub> = 800kSPS、TA = -40°C~125°C。

| 参数                    | 描述                                    | 最小值  | 典型值  | 最大值 | 单位 |
|-----------------------|---------------------------------------|------|------|-----|----|
| <b>通用时序</b>           |                                       |      |      |     |    |
| t <sub>CONV</sub>     | CNV 上升沿到转换结果有效的转换时间。                  | 600  |      |     | ns |
| t <sub>ACQ</sub>      | 采样时间。                                 | 400  |      |     | ns |
| t <sub>CYC</sub>      | 转换周期。                                 | 1.25 |      |     | μs |
| t <sub>CNVHW</sub>    | CNV 高电平脉冲宽度 (片选模式)。                   | 10   |      |     | ns |
| <b>SCLK</b>           |                                       |      |      |     |    |
| t <sub>SCKCS</sub>    | SCLK 周期 (片选模式)。                       | 22   |      |     | ns |
| t <sub>SCKCH</sub>    | SCLK 周期 (级联模式)。                       | 23   |      |     | ns |
| t <sub>SCKLW</sub>    | SCLK 低电平脉冲宽度。                         | 6    |      |     | ns |
| t <sub>SCKHW</sub>    | SCLK 高电平脉冲宽度。                         | 6    |      |     | ns |
| t <sub>SDOHD</sub>    | SCLK 下降沿后数据仍有效保持时间。                   | 7    |      |     | ns |
| t <sub>SDOD</sub>     | SCLK 下降沿到数据有效时间间隔。                    | 10.9 | 16.5 |     | ns |
| <b>片选模式时序</b>         |                                       |      |      |     |    |
| t <sub>EN</sub>       | CNV/SDI 变为低电平到 SDO 数据有效时间间隔。          | 18   | 40   |     | ns |
| t <sub>DIS</sub>      | CNV/SDI/最后一个 SCLK 下降沿到 SDO 变为高阻态时间间隔。 |      | 20   |     | ns |
| t <sub>SDICNVST</sub> | CNV 上升沿前 SDI 有效的建立时间。                 | 5    |      |     | ns |
| t <sub>SDICNVHD</sub> | CNV 上升沿后 SDI 有效的保持时间。                 | 5    |      |     | ns |
| <b>级联模式时序</b>         |                                       |      |      |     |    |
| t <sub>SDICNVHD</sub> | CNV 上升沿后 SDI 有效的保持时间。                 | 0    |      |     | ns |
| t <sub>SCKCNVST</sub> | CNV 上升沿前 SCLK 有效的建立时间。                | 5    |      |     | ns |
| t <sub>SCKCNVHD</sub> | CNV 上升沿后 SCLK 有效的保持时间。                | 5    |      |     | ns |
| t <sub>SDISCKST</sub> | SCLK 下降沿前 SDI 有效的建立时间。                | 2    |      |     | ns |
| t <sub>SDISCKHD</sub> | SCLK 下降沿后 SDI 有效的保持时间。                | 3    |      |     | ns |
| t <sub>SDISDOD</sub>  | SDI 高电平到 SDO 高电平时间间隔 (带繁忙指示器)。        | 22   |      |     | ns |



图 1 无繁忙指示三线串行接口时序 (片选模式)



图 2 有繁忙指示三线串行接口时序 (片选模式)



图 3 无繁忙指示四线串行接口时序 (片选模式)



图 4 有繁忙指示四线串行接口时序 (片选模式)



图 5 无繁忙指示串行接口时序 (级联模式)



图 6 有繁忙指示串行接口时序（级联模式）

## 典型特征



图 9 直流输入直方图 (码中心)



图 10 SNR 随输入电平的变化



图 11 SNR 的温度特性



图 12 工作电流的温度特性



图 13 待机电流的温度特性



图 14 FFT, VREF = 5V

## 工作原理



图 15 ADC 原理示意图

CM2220 是一款高速、低功耗、单电源、精密 16 位 SAR ADC。

CM2220 最高转换速率可达 1MSPS，两次转换之间芯片处于关断状态。以 10kSPS 速率工作时，典型功耗为  $50\mu\text{W}$ ，是电池供电应用的理想选择。

CM2220 为用户提供片内采样保持电路，没有任何流水线延迟，非常适合多通道复用的应用。

CM2220 可与任何 1.8V 至 5V 数字逻辑接口相连，提供 MSOP10 和 DFN10 封装，节省空间，配置灵活。

CM2220 的管脚和 CM2322 的管脚完全兼容。

## 转换器操作

CM2220 是一款基于电荷再分配 DAC 的 SAR ADC。图 15 显示了该 ADC 的简化电路图。容性 DAC 包含两个完全相同的 16 位二进制加权电容阵列，分别连接到比较器的两个输入端。

在采样阶段，与比较器输入端相连的电容阵列的顶板通过 SW+ 和 SW- 连接到 GND。所有独立开关都连接到模拟输入端。因此，电容阵列用作采样电容，并采集 IN+ 和 IN- 输入端的模拟信号。当采样阶段完成且 CNV 输入变为高电平时，转换阶段启动。当转换阶段开始时，SW+ 和 SW- 首先断开，然后两个电容阵列从输入端断开，并连接到 GND 输入端。采样阶段结束时捕捉到的 IN+ 和 IN- 之间的电压差施加于比较器输入端，将会导致比较器不平衡。电容阵列中的各电容底板在 GND 和 REF 之间切换，比较器输入将按照二进制加权电压步进 ( $V_{REF}/2, V_{REF}/4, \dots, V_{REF}/65536$ ) 变化。控制逻辑从 MSB 开始切换这些开关，以使比较器重新回到平衡状态。完成此过程后，芯片返回采样阶段，控制逻辑将产生 ADC 输出码和繁忙信号指示。

CM2220 具有一个片上转换时钟，转换过程不需要串行时钟 SCLK。

## 模拟输入

图 16 显示了 CM2220 输入等效电路。两个二极管 D1 和 D2 为模拟输入 IN+ 和 IN- 提供 ESD 保护。注意，模拟输入信号不能超过供电轨 0.3V 以上，否则会造成二极管正偏，并开始传导电流。这些二极管可以处理最高 130mA 的正偏电流。当输入缓冲器的电源与 REF 不同时，可以利用具有过流保护功能的输入缓冲器保护芯片。



图 16 等效模拟输入电路

在采样阶段，IN+ 和 IN- 模拟输入电路可看成是 R<sub>IN</sub> 和 C<sub>IN</sub> 串联后，整体与输入管脚的寄生电容 C<sub>PIN</sub> 并联。C<sub>PIN</sub> 是指管脚寄生电容。R<sub>IN</sub> 典型值为  $400\Omega$ ，由输入串联电阻与采样开关的导通电阻构成。C<sub>IN</sub> 典型值为  $30\text{pF}$ ，是指 ADC 采样电容。

在转换阶段，开关断开，输入阻抗仅包括 C<sub>PIN</sub>。R<sub>IN</sub> 和 C<sub>IN</sub> 构成一个单极点低通滤波器，可以降低混叠效应并限制噪声。

当驱动电路的源阻抗较低时，可以直接驱动 CM2220。较大的源阻抗会显著影响交流特性，特别是 THD，而直流特性对输入阻抗的敏感度较低。源阻抗最大值取决于可容许的总谐波失真 THD。THD 性能下降程度是源阻抗和最大输入频率的函数。

## 电压基准输入

CM2220 电压基准输入 REF 端具有动态输入阻抗，因此应利用低阻抗源驱动，REF 与 GND 管脚之间应有效去耦。

利用低输出阻抗基准源电压驱动器驱动 REF 端时，为了使 ADC 实现最佳性能，需要在驱动器输出端加  $10\mu\text{F}$  ( $X5R$ ) 陶瓷电容，而且在 PCB 布局中电容应尽量靠近 ADC 芯片的 REF 端。

如果使用无缓冲基准电压，去耦值取决于所使用的基准电压源。

REF 和 GND 管脚之间不需要额外的低值陶瓷去耦电容（如  $100\text{nF}$ ）。

## 传递函数

CM2220 的理想传递特性如图 17 和表 2 所示。



图 17 传递特性

表 2 输出码和理想输入电压

| 描述        | 模拟输入               |             |
|-----------|--------------------|-------------|
|           | VREF = 5V          | 数字输出码（十六进制） |
| FSR-1LSB  | 4.999924V          | FFFF        |
| 中间电平+1LSB | 2.500076V          | 8001        |
| 中间电平      | 2.5V               | 8000        |
| 中间电平-1LSB | 2.499924V          | 7FFF        |
| -FSR+1LSB | 76.3 $\mu\text{V}$ | 0001        |
| -FSR      | 0V                 | 0000        |

## 驱动放大器

虽然 CM2220 易于驱动，但驱动放大器仍需满足以下要求：

- 驱动放大器产生的噪声需尽可能低，以保持 CM2220 的 SNR 和转换噪声性能。来自驱动器的噪声由 CM2220 模拟输入电路单极点低通滤波器，或者外部滤波器（如存在）进行滤波。CM2220 的典型噪声为  $47.3\mu\text{VRms}$ ，则放大器引起的 SNR 性能降幅为：

$$\text{SNR}_{\text{LOSS}} = 20 \log \left( \frac{47.3}{\sqrt{47.3^2 + \frac{\pi}{2} f_{-3\text{dB}} (N e_N)^2}} \right)$$

其中： $f_{-3\text{dB}}$  为 CM2220 的输入带宽 (10MHz)，或者输入滤波器（如存在）的截止频率。N 为放大器的噪声增益（例如，缓冲器配置时为 1）。 $e_N$  为运算放大器的等效输入电压噪声，单位为  $\text{nV}/\sqrt{\text{Hz}}$ 。

- 对于交流应用，驱动器的 THD 性能应与 CM2220 相当。
- 对于多通道、多路复用应用，要满足满量程阶跃信号的采样精度，驱动放大器和前端模拟输入电路必须在采样时间内将采样电容底板电压建立到满量程输入的 16 位精度水平（误差小于 0.0015%，15ppm）。而常见放大器建立时间的规格是基于建立误差在 0.1% 或者 0.01% 时测量值，这与 16 位精度要求不匹配，因此在选择放大器时需要验证建立时间和精度是否足够。

## 功耗

CM2220 使用两个电源管脚：内核电源 VDD 以及数字输入/输出接口电源 VIO。VIO 可以接 1.8V 至 5.0V 的任意值以适配数字接口逻辑电平。为减少所需的电源数，VIO 和 VDD 管脚可以连在一起。CM2220 中 VIO 和 VDD 的电源时序无关。此外，该芯片在较宽的频率范围内对电源变化不敏感。

CM2220 在每个转换阶段结束时自动关断，并且功耗与采样速率成线性比例关系。这使得该芯片非常适合低采样速率（甚至几 Hz）和低功率电池供电的应用。



图 18 工作电流随采样率的变化

## 数字接口

CM2220 提供了四个数字接口管脚，支持片选和级联两种通信模式。在片选模式下，数字接口兼容 SPI、QSPI、MICROWIRE。在级联模式下，CM2220 提供了以菊花链方式连接的属性，实现多个 ADC 的级联读取。

数字接口的通信模式取决于 CNV 上升沿时刻的 SDI 电平：当 CNV 上升沿时，SDI 为高电平，则芯片进入片选模式；当 CNV 上升沿时，SDI 为低电平，或者 CNV 和 SDI 短接在一起（即同沿变化时），芯片进入级联模式。

芯片同时提供繁忙指示信号供主机作为中断源使用，用于指示主机在何时可以开始读取有效转换结果。主机可通过配置选择是否开启繁忙指示功能：片选模式下，转换结束 (EOC) 时，如果片选使能（三线串口片选使能为 CNV，四线串口片选使能为 SDI）为低电平，则芯片繁忙指示信号使能（参见图 2 和图 4）；级联模式下，如果 CNV 上升沿时，SCLK 为高电平，则芯片繁忙指示信号使能（参见图 6）。

芯片繁忙指示信号开启时，SDO 在转换结束且片选有效后变为低电平，主机以此作为中断源触发读取 ADC 转换结果进程：连续发送 SCLK 时钟，芯片将在 SCLK 下降沿，依次将转换结果的 MSB 到 LSB 输出。主机可在 SCLK 下降沿后的上升沿逐个读取 ADC 结果，也可从第二个 SCLK 下降沿开始读取 ADC 结果（只要主机能数据的保持时间内完成读取，下降沿采样可以获得更高的 SPI 速率）。

芯片繁忙指示信号关闭时，SDO 在转换结束且片选有效后变为当前转换结果的 MSB 电平，随后主机连续发送 SCLK 时钟，芯片将在 SCLK 下降沿，依次将转换结果的 MSB-1 到 LSB 输出。主机可在 SCLK 上升沿或下降沿依次读取转换结果。

## 片选模式

### 三线串口无繁忙指示

如果主机可用管脚数量受限，可选择三线串口，如图 19 和图 1 所示。三线串口下，SDI 需固定短接到 VIO 电平。CNV 既作为转换启动信号，也作为片选使能信号。CNV 上升沿启动转换，转换结束后，CNV 低电平将选中当前芯片，用于转换结果输出。在转换结束时 (EOC)，片选使能 CNV 必须为高电平，确保芯片的繁忙指示信号不被开启。此模式下，主机最少可发送 15 个 SCLK 时钟下降沿，将转换结果输出。在转换期间或片选使能 CNV 为高电平期间，SDO 都将保持高阻态输出。在转换结束后，主机发送完 16 个 SCLK 下降沿后，SDO 也将返回高阻态。



图 19 三线串口无繁忙指示连接图 (片选模式)

### 三线串口有繁忙指示

与三线串口无繁忙指示的区别在于：转换结束时 (EOC)，片选使能 CNV 为低电平。此时，芯片繁忙指示信号将被开启。主机将至少发送 16 个 SCLK 时钟下降沿，才可将转换结果全部输出。在第 17 个下降沿后，SDO 返回高阻态，如图 20 和图 2 所示。



图 20 三线串口有繁忙指示连接图 (片选模式)

### 四线串口无繁忙指示

配置为此模式时，SDI 将作为片选使能，CNV 仅作为转换启动信号。CNV 上升沿启动转换，转换结束后，SDI 低电平将选中当前芯片，用于转换结果输出。在转换结束时 (EOC)，片选使能 SDI 必须为高电平，确保芯片的繁忙指示信号不被开启。此模式下，主机最少可发送 15 个 SCLK 时钟下降沿，将转换结果输出。在转换期间或片选使能 SDI 为高电平期间，SDO 都将保持高阻态输出。在转换结束后，主机发送完 16 个 SCLK 下降沿后，SDO 也将返回高阻态。



图 21 四线串口无繁忙指示连接图 (片选模式)

## 四线串口有繁忙指示

要配置为此模式，需在转换结束 (EOC) 时，片选使能 SDI 为低电平。主机将至少发送 16 个 SCLK 时钟下降沿，才可将转换结果全部输出。在第 17 个下降沿后，SDO 返回高阻态，如图 22 和图 4 所示。



图 22 四线串口有繁忙指示连接图 (片选模式)

保数据接口的正确性。转换结束时 (EOC)，MSB 数据将被输出到 SDO。在主机发送的 SCLK 下降沿，依次将剩余的 MSB-1 到 LSB 数据输出。级联模式下，各级联芯片的 SDI 和 SDO 首尾相接，前一级的转换结果首先被移位输出到下一级，待下一级的转换结果输出后再依次输出。因此，对于 N 个 ADC 级联的场景，需要提供  $16 \times N$  个时钟，才能回读完所有芯片的转换结果，如图 23 和图 5 所示。

## 有繁忙指示

该模式下，如果 SCLK 在 CNV 上升沿保持高电平，则开启繁忙指示信号。在转换结束时，SDO 会变为高电平输出，作为中断源提供给主机，用于主机进程触发 SCLK 的发送，读取转换结果。相较于无繁忙指示模式，由于 MSB 不会被提前放置到 SDO 上，必须通过 SCLK 下降沿输出。因此，对于 N 个 ADC 级联的场景，需要提供  $16 \times N + 1$  个时钟，才能回读完所有芯片的转换结果，如图 24 和图 6 所示。

## 级联模式

### 无繁忙指示

要配置为此模式，需在 CNV 上升沿，SCLK 保持为低电平。随后，在主机读取完本次转换结果前，CNV 都应保持高电平，以确



图 23 无繁忙指示连接图 (级联模式)



图 24 有繁忙指示连接图 (级联模式)

## 应用

### 典型连接

图 25 为采用多个电源时 CM2220 的建议连接图。



图 25 采用多个电源的典型应用电路

## 封装及订购信息

### 封装方式

CM2220 采用 MSOP10 和 DFN10 封装。

### 产品外形图

#### MSOP10

产品外形图如下图所示。



| Mark | Dimensions (mm) |         |      |
|------|-----------------|---------|------|
|      | Min             | Typical | Max  |
| A    | 0.82            | 0.96    | 1.10 |
| A1   | 0.02            | 0.09    | 0.15 |
| A2   | 0.75            | 0.85    | 0.95 |
| b    | 0.18            | 0.23    | 0.28 |
| C    | 0.09            | 0.16    | 0.23 |
| D    | 2.90            | 3.00    | 3.10 |
| e    | 0.50 (BSC)      |         |      |
| E    | 4.75            | 4.90    | 5.05 |
| E1   | 2.90            | 3.00    | 3.10 |
| L    | 0.40            | 0.60    | 0.80 |
| θ    | 0°              | 3°      | 6°   |

## DFN10

产品外形图如下图所示。



| Mark | Dimensions (mm) |         |      |
|------|-----------------|---------|------|
|      | Min             | Typical | Max  |
| A    | 0.70            | 0.75    | 0.80 |
| A1   | 0               | 0.03    | 0.05 |
| A2   | 0.20 (REF)      |         |      |
| D    | 2.92            | 3.00    | 3.08 |
| E    | 2.92            | 3.00    | 3.08 |
| D1   | 1.60            | 1.70    | 1.80 |
| E1   | 2.30            | 2.40    | 2.50 |
| b    | 0.20            | 0.25    | 0.30 |
| b1   | 0.18 (REF)      |         |      |
| e    | 0.50 (BSC)      |         |      |
| k    | 0.25 (REF)      |         |      |
| L    | 0.32            | 0.40    | 0.48 |

## 订购信息

| 型号           | 温度范围        | 封装     | 包装   | 包装数量 |
|--------------|-------------|--------|------|------|
| CM2220-MSOTA | -40°C~125°C | MSOP10 | Reel | 4000 |
| CM2220-DFNTA | -40°C~125°C | DFN10  | Reel | 5000 |